在寄生电感一直以来都是电力电子器件应用中也是需要克服的主要难题,对于高频和大功率应用场合。?槟诓康募纳绺谢嵩斐晒囟瞎讨械墓缪梗纳问嵩斐赡?榭毓讨械牟ㄐ握鸬矗佣黾恿说绱鸥扇藕凸囟纤鸷摹9β誓?槌Ъ易隽撕芏嘌芯渴匝槿ヅ档退衷诒冉狭餍械姆椒ㄊ前训阒绷髂赶咭氲侥?槟诓浚喽岳此祷到峁贡冉细丛樱页杀窘细撸寤步洗。
新的基于现有标准?榉庾埃ü彩钡缌魈峁┮惶醵钔獾牡图纳绺谢芈罚迪至斯β誓?榈牡图纳绺猩杓疲蠊β矢咂涤τ玫氖迪痔峁┝丝赡苄。现在的设计目标就是在现有标准功率模块的基础上,在保持低电阻回路前提下,设计出额外的低寄生电感回路。
有两个方法方式:1.利用叠层走线降低寄生电感,例如PCB双层走线,使用薄膜电容等;2.多个电感回路并联使用,从而降低寄生电感。布线就是直流母线正负端子交替排列并互相靠近。